0828華爾街日報
*【美軍做好準備迎接更多襲擊,繼續在喀布爾進行撤軍】
伊斯蘭國爆炸造成13名美軍和近200名阿富汗人死亡後,撤離工作接近尾聲 兩週撤離逾110,000人。
https://tinyurl.com/yg5oyhjg
*【美國和塔利班針對8月 31日後在阿富汗派駐外交人員的可能性】
美國和盟國官員已開始準備,就西方軍隊撤離阿富汗後,如何在阿富汗施加影響問題與塔利班舉行會談,另還有一些阿富汗及美國人,可還能被困在阿富汗的問題也需要解決。
https://tinyurl.com/yghvtltj
*【鮑威爾稱美聯準會今年開始縮減刺激措施】
美聯準會鮑威爾重申了該央行可能在今年晚些時候開始扭轉其寬鬆貨幣政策的計劃,同時更詳細地解釋了為什麼他預計最近的通膨升情況將隨著時間的推移而消退。
https://tinyurl.com/yer8p8qm
*【美國7月消費支出增長0.3%,收入強勁增長1.1%】
週五公佈的資料顯示,美國7月消費者支出增長了0.3%,收入則強勁增長了1.1%。支出增長放緩表明,在經歷了一波由Delta變種引發的疫情後,美國經濟復蘇勢頭已經減弱。
https://tinyurl.com/yfuubub3
*【英國研究人員準備培育用於人體試驗的新冠病毒Delta變異毒株】
在世界其他地區努力消滅新冠病毒Delta變異毒株之際,英國研究人員在實驗室培育經過仔細監控的病毒的工作取得進展,他們希望用這些病毒感染研究中的志願者。
https://tinyurl.com/yzcpqo6j
*【全球最大晶片代工企業台積電將提價,電子產品恐面臨漲價】
知情人士說,台積電計劃將最先進製程晶片的價格上調約10%,而汽車製造商等客戶使用的成熟製程晶片價格將上調約20%。
https://tinyurl.com/yfdhnnep
*【英國計劃推出脫歐後的私隱新規,放鬆數據共享規定】
英國政府計劃放寬其私隱規則,並打算與美國和其他國家達成新的數據傳輸協議。
https://tinyurl.com/yzbqpxqo
*【蘋果公司將允許應用開發者提醒用戶有其他支付方式】
App Store這項規則的改變是集體訴訟擬和解方案的內容之一,是對應用開發者的一種不完全的讓步。
https://tinyurl.com/ygv3kffu
*【中國擬禁止擁有大量敏感數據的互聯網公司赴美上市】
知情人士透露,中國計劃提出新規,禁止擁有大量敏感消費者數據的公司赴美國上市。中國互聯網公司的海外上市雄心恐將因此受挫。
https://tinyurl.com/yfr2evx9
*【美國氣候特使JOHN KERRY將施壓中國停止資助國際燃煤能源項目】
JOHN KERRY計劃下周再次訪華時要求中國領導人宣布正式停止為國際燃煤項目提供資金。但北京方面不希望被視為屈服於西方的壓力。
https://tinyurl.com/yjf35k22
*【薩爾瓦多的危險試驗即將開啟:比特幣9月7日正式成為法幣】
還有不到兩周的時間,中美洲國家薩爾瓦多就將成為首個以比特幣作為法定貨幣的國家。
https://tinyurl.com/yeeynslt
*【中國7月份服務貿易逆差為67億美元,較前月稍稍擴大】
中國外匯管理局公布的數據顯示,7月份服務貿易逆差為67億美元,較前月稍稍擴大。7月份貨物貿易順差為449億美元。
https://tinyurl.com/yexprcg4
*【中國7月規模以上工業企業利潤同比增16.4%,較前值放緩】
中國國家統計局公布,7月全國規模以上工業企業利潤同比增長16.4%;1-7月同比增長57.3%,均較前值放緩。
https://tinyurl.com/ydtkpp4e
*【Uber施壓競爭對手跟隨其與英國工會達成協議】
Uber正在施壓競爭對手跟隨其與工會達成協議,試圖將一項賦予其英國司機更多工人權利的法庭裁決轉化為該公司的優勢。
https://tinyurl.com/ydm9gv34
*【中國工廠遭遇用工荒”我們幾乎招不到工人”】
中國年輕人擇業態度的轉變讓工廠主們遭遇了用工荒,從中或可窺見未來隨著勞動人口老齡化和日益萎縮,中國將面臨的更大挑戰。
https://tinyurl.com/yfdlywuz
「台積電製程工作內容」的推薦目錄:
- 關於台積電製程工作內容 在 文茜的世界周報 Sisy's World News Facebook 的最佳解答
- 關於台積電製程工作內容 在 台灣物聯網實驗室 IOT Labs Facebook 的最佳解答
- 關於台積電製程工作內容 在 音樂政治上班族 Facebook 的最讚貼文
- 關於台積電製程工作內容 在 [新聞] 基辛格訪台發豪語… 英特爾將超車台積電- 看板Stock 的評價
- 關於台積電製程工作內容 在 製程工程師 - Dcard 的評價
- 關於台積電製程工作內容 在 台積電製程工程師2023-在Facebook/IG/Youtube上的焦點新聞 ... 的評價
- 關於台積電製程工作內容 在 台積電製程工程師2023-在Facebook/IG/Youtube上的焦點新聞 ... 的評價
- 關於台積電製程工作內容 在 台積電製程工程師工作內容的推薦與評價,DCARD、PTT 的評價
- 關於台積電製程工作內容 在 台積電製程工程師工作內容的推薦與評價,DCARD、PTT 的評價
- 關於台積電製程工作內容 在 製程整合工程師要做什麼? - Facebook 的評價
- 關於台積電製程工作內容 在 台積電製程工程師ptt - Pizzeria Mediterana 的評價
台積電製程工作內容 在 台灣物聯網實驗室 IOT Labs Facebook 的最佳解答
摩爾定律放緩 靠啥提升AI晶片運算力?
作者 : 黃燁鋒,EE Times China
2021-07-26
對於電子科技革命的即將終結的說法,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有的,但這波革命始終也沒有結束。AI技術本質上仍然是第三次科技革命的延續……
人工智慧(AI)的技術發展,被很多人形容為第四次科技革命。前三次科技革命,分別是蒸汽、電氣、資訊技術(電子科技)革命。彷彿這“第四次”有很多種說辭,比如有人說第四次科技革命是生物技術革命,還有人說是量子技術革命。但既然AI也是第四次科技革命之一的候選技術,而且作為資訊技術的組成部分,卻又獨立於資訊技術,即表示它有獨到之處。
電子科技革命的即將終結,一般認為即是指摩爾定律的終結——摩爾定律一旦無法延續,也就意味著資訊技術的整棟大樓建造都將出現停滯,那麼第三次科技革命也就正式結束了。這種聲音似乎是從十多年前就有,但這波革命始終也沒有結束。
AI技術本質上仍然是第三次科技革命的延續,它的發展也依託於幾十年來半導體科技的進步。這些年出現了不少專門的AI晶片——而且市場參與者相眾多。當某一個類別的技術發展到出現一種專門的處理器為之服務的程度,那麼這個領域自然就不可小覷,就像當年GPU出現專門為圖形運算服務一樣。
所以AI晶片被形容為CPU、GPU之後的第三大類電腦處理器。AI專用處理器的出現,很大程度上也是因為摩爾定律的發展進入緩慢期:電晶體的尺寸縮減速度,已經無法滿足需求,所以就必須有某種專用架構(DSA)出現,以快速提升晶片效率,也才有了專門的AI晶片。
另一方面,摩爾定律的延緩也成為AI晶片發展的桎梏。在摩爾定律和登納德縮放比例定律(Dennard Scaling)發展的前期,電晶體製程進步為晶片帶來了相當大的助益,那是「happy scaling down」的時代——CPU、GPU都是這個時代受益,不過Dennard Scaling早在45nm時期就失效了。
AI晶片作為第三大類處理器,在這波發展中沒有趕上happy scaling down的好時機。與此同時,AI應用對運算力的需求越來越貪婪。今年WAIC晶片論壇圓桌討論環節,燧原科技創始人暨CEO趙立東說:「現在訓練的GPT-3模型有1750億參數,接近人腦神經元數量,我以為這是最大的模型了,要千張Nvidia的GPU卡才能做。談到AI運算力需求、模型大小的問題,說最大模型超過萬億參數,又是10倍。」
英特爾(Intel)研究院副總裁、中國研究院院長宋繼強說:「前兩年用GPU訓練一個大規模的深度學習模型,其碳排放量相當於5台美式車整個生命週期產生的碳排量。」這也說明了AI運算力需求的貪婪,以及提供運算力的AI晶片不夠高效。
不過作為產業的底層驅動力,半導體製造技術仍源源不斷地為AI發展提供推力。本文將討論WAIC晶片論壇上聽到,針對這個問題的一些前瞻性解決方案——有些已經實現,有些則可能有待時代驗證。
XPU、摩爾定律和異質整合
「電腦產業中的貝爾定律,是說能效每提高1,000倍,就會衍生出一種新的運算形態。」中科院院士劉明在論壇上說,「若每瓦功耗只能支撐1KOPS的運算,當時的這種運算形態是超算;到了智慧型手機時代,能效就提高到每瓦1TOPS;未來的智慧終端我們要達到每瓦1POPS。 這對IC提出了非常高的要求,如果依然沿著CMOS這條路去走,當然可以,但會比較艱辛。」
針對性能和效率提升,除了尺寸微縮,半導體產業比較常見的思路是電晶體結構、晶片結構、材料等方面的最佳化,以及處理架構的革新。
(1)AI晶片本身其實就是對處理器架構的革新,從運算架構的層面來看,針對不同的應用方向造不同架構的處理器是常規,更專用的處理器能促成效率和性能的成倍增長,而不需要依賴於電晶體尺寸的微縮。比如GPU、神經網路處理器(NPU,即AI處理器),乃至更專用的ASIC出現,都是這類思路。
CPU、GPU、NPU、FPGA等不同類型的晶片各司其職,Intel這兩年一直在推行所謂的「XPU」策略就是用不同類型的處理器去做不同的事情,「整合起來各取所需,用組合拳會好過用一種武器去解決所有問題。」宋繼強說。Intel的晶片產品就涵蓋了幾個大類,Core CPU、Xe GPU,以及透過收購獲得的AI晶片Habana等。
另外針對不同類型的晶片,可能還有更具體的最佳化方案。如當代CPU普遍加入AVX512指令,本質上是特別針對深度學習做加強。「專用」的不一定是處理器,也可以是處理器內的某些特定單元,甚至固定功能單元,就好像GPU中加入專用的光線追蹤單元一樣,這是當代處理器普遍都在做的一件事。
(2)從電晶體、晶片結構層面來看,電晶體的尺寸現在仍然在縮減過程中,只不過縮減幅度相比過去變小了——而且為緩解電晶體性能的下降,需要有各種不同的技術來輔助尺寸變小。比如說在22nm節點之後,電晶體變為FinFET結構,在3nm之後,電晶體即將演變為Gate All Around FET結構。最終會演化為互補FET (CFET),其本質都是電晶體本身充分利用Z軸,來實現微縮性能的提升。
劉明認為,「除了基礎元件的變革,IC現在的發展還是比較多元化,包括新材料的引進、元件結構革新,也包括微影技術。長期賴以微縮的基本手段,現在也在發生巨大的變化,特別是未來3D的異質整合。這些多元技術的協同發展,都為晶片整體性能提升帶來了很好的增益。」
他並指出,「從電晶體級、到晶圓級,再到晶片堆疊、引線接合(lead bonding),精準度從毫米向奈米演進,互連密度大大提升。」從晶圓/裸晶的層面來看,則是眾所周知的朝more than moore’s law這樣的路線發展,比如把兩片裸晶疊起來。現在很熱門的chiplet技術就是比較典型的並不依賴於傳統電晶體尺寸微縮,來彈性擴展性能的方案。
台積電和Intel這兩年都在大推將不同類型的裸晶,異質整合的技術。2.5D封裝方案典型如台積電的CoWoS,Intel的EMIB,而在3D堆疊上,Intel的Core LakeField晶片就是用3D Foveros方案,將不同的裸晶疊在一起,甚至可以實現兩片運算裸晶的堆疊、互連。
之前的文章也提到過AMD剛發佈的3D V-Cache,將CPU的L3 cache裸晶疊在運算裸晶上方,將處理器的L3 cache大小增大至192MB,對儲存敏感延遲應用的性能提升。相比Intel,台積電這項技術的獨特之處在於裸晶間是以混合接合(hybrid bonding)的方式互連,而不是micro-bump,做到更小的打線間距,以及晶片之間數十倍通訊性能和效率提升。
這些方案也不直接依賴傳統的電晶體微縮方案。這裡實際上還有一個方面,即新材料的導入專家們沒有在論壇上多說,本文也略過不談。
1,000倍的性能提升
劉明談到,當電晶體微縮的空間沒有那麼大的時候,產業界傾向於採用新的策略來評價技術——「PPACt」——即Powe r(功耗)、Performance (性能)、Cost/Area-Time (成本/面積-時間)。t指的具體是time-to-market,理論上應該也屬於成本的一部分。
電晶體微縮方案失效以後,「多元化的技術變革,依然會讓IC性能得到進一步的提升。」劉明說,「根據預測,這些技術即使不再做尺寸微縮,也會讓IC的晶片性能做到500~1,000倍的提升,到2035年實現Zetta Flops的系統性能水準。且超算的發展還可以一如既往地前進;單裸晶儲存容量變得越來越大,IC依然會為產業發展提供基礎。」
500~1,000倍的預測來自DARPA,感覺有些過於樂觀。因為其中的不少技術存在比較大的邊際遞減效應,而且有更實際的工程問題待解決,比如運算裸晶疊層的散熱問題——即便業界對於這類工程問題的探討也始終在持續。
不過1,000倍的性能提升,的確說明摩爾定律的終結並不能代表第三次科技革命的終結,而且還有相當大的發展空間。尤其本文談的主要是AI晶片,而不是更具通用性的CPU。
矽光、記憶體內運算和神經型態運算
在非傳統發展路線上(以上內容都屬於半導體製造的常規思路),WAIC晶片論壇上宋繼強和劉明都提到了一些頗具代表性的技術方向(雖然這可能與他們自己的業務方向或研究方向有很大的關係)。這些技術可能尚未大規模推廣,或者仍在商業化的極早期。
(1)近記憶體運算和記憶體內運算:處理器性能和效率如今面臨的瓶頸,很大程度並不在單純的運算階段,而在資料傳輸和儲存方面——這也是共識。所以提升資料的傳輸和存取效率,可能是提升整體系統性能時,一個非常靠譜的思路。
這兩年市場上的處理器產品用「近記憶體運算」(near-memory computing)思路的,應該不在少數。所謂的近記憶體運算,就是讓儲存(如cache、memory)單元更靠近運算單元。CPU的多層cache結構(L1、L2、L3),以及電腦處理器cache、記憶體、硬碟這種多層儲存結構是常規。而「近記憶體運算」主要在於究竟有多「近」,cache記憶體有利於隱藏當代電腦架構中延遲和頻寬的局限性。
這兩年在近記憶體運算方面比較有代表性的,一是AMD——比如前文提到3D V-cache增大處理器的cache容量,還有其GPU不僅在裸晶內導入了Infinity Cache這種類似L3 cache的結構,也更早應用了HBM2記憶體方案。這些實踐都表明,儲存方面的革新的確能帶來性能的提升。
另外一個例子則是Graphcore的IPU處理器:IPU的特點之一是在裸晶內堆了相當多的cache資源,cache容量遠大於一般的GPU和AI晶片——也就避免了頻繁的訪問外部儲存資源的操作,極大提升頻寬、降低延遲和功耗。
近記憶體運算的本質仍然是馮紐曼架構(Von Neumann architecture)的延續。「在做處理的過程中,多層級的儲存結構,資料的搬運不僅僅在處理和儲存之間,還在不同的儲存層級之間。這樣頻繁的資料搬運帶來了頻寬延遲、功耗的問題。也就有了我們經常說的運算體系內的儲存牆的問題。」劉明說。
構建非馮(non-von Neumann)架構,把傳統的、以運算為中心的馮氏架構,變換一種新的運算範式。把部分運算力下推到儲存。這便是記憶體內運算(in-memory computing)的概念。
記憶體內運算的就現在看來還是比較新,也有稱其為「存算一體」。通常理解為在記憶體中嵌入演算法,儲存單元本身就有運算能力,理論上消除資料存取的延遲和功耗。記憶體內運算這個概念似乎這在資料爆炸時代格外醒目,畢竟可極大減少海量資料的移動操作。
其實記憶體內運算的概念都還沒有非常明確的定義。現階段它可能的內涵至少涉及到在儲記憶體內部,部分執行資料處理工作;主要應用於神經網路(因為非常契合神經網路的工作方式),以及這類晶片具體的工作方法上,可能更傾向於神經型態運算(neuromorphic computing)。
對於AI晶片而言,記憶體內運算的確是很好的思路。一般的GPU和AI晶片執行AI負載時,有比較頻繁的資料存取操作,這對性能和功耗都有影響。不過記憶體內運算的具體實施方案,在市場上也是五花八門,早期比較具有代表性的Mythic導入了一種矩陣乘的儲存架構,用40nm嵌入式NOR,在儲記憶體內部執行運算,不過替換掉了數位週邊電路,改用類比的方式。在陣列內部進行模擬運算。這家公司之前得到過美國國防部的資金支援。
劉明列舉了近記憶體運算和記憶體內運算兩種方案的例子。其中,近記憶體運算的這個方案應該和AMD的3D V-cache比較類似,把儲存裸晶和運算裸晶疊起來。
劉明指出,「這是我們最近的一個工作,採用hybrid bonding的技術,與矽通孔(TSV)做比較,hybrid bonding功耗是0.8pJ/bit,而TSV是4pJ/bit。延遲方面,hybrid bonding只有0.5ns,而TSV方案是3ns。」台積電在3D堆疊方面的領先優勢其實也體現在hybrid bonding混合鍵合上,前文也提到了它具備更高的互連密度和效率。
另外這套方案還將DRAM刷新頻率提高了一倍,從64ms提高至128ms,以降低功耗。「應對刷新率變慢出現拖尾bit,我們引入RRAM TCAM索引這些tail bits」劉明說。
記憶體內運算方面,「傳統運算是用布林邏輯,一個4位元的乘法需要用到幾百個電晶體,這個過程中需要進行資料來回的移動。記憶體內運算是利用單一元件的歐姆定律來完成一次乘法,然後利用基爾霍夫定律完成列的累加。」劉明表示,「這對於今天深度學習的矩陣乘非常有利。它是原位的運算和儲存,沒有資料搬運。」這是記憶體內運算的常規思路。
「無論是基於SRAM,還是基於新型記憶體,相比近記憶體運算都有明顯優勢,」劉明認為。下圖是記憶體內運算和近記憶體運算,精準度、能效等方面的對比,記憶體內運算架構對於低精準度運算有價值。
下圖則總結了業內主要的一些記憶體內運算研究,在精確度和能效方面的對應關係。劉明表示,「需要高精確度、高運算力的情況下,近記憶體運算目前還是有優勢。不過記憶體內運算是更新的技術,這幾年的進步也非常快。」
去年阿里達摩院發佈2020年十大科技趨勢中,有一個就是存算一體突破AI算力瓶頸。不過記憶體內運算面臨的商用挑戰也一點都不小。記憶體內運算的通常思路都是類比電路的運算方式,這對記憶體、運算單元設計都需要做工程上的考量。與此同時這樣的晶片究竟由誰來造也是個問題:是記憶體廠商,還是數文書處理器廠商?(三星推過記憶體內運算晶片,三星、Intel垂直整合型企業似乎很適合做記憶體內運算…)
(2)神經型態運算:神經型態運算和記憶體內運算一樣,也是新興技術的熱門話題,這項技術有時也叫作compute in memory,可以認為它是記憶體內運算的某種發展方向。神經型態和一般神經網路AI晶片的差異是,這種結構更偏「類人腦」。
進行神經型態研究的企業現在也逐漸變得多起來,劉明也提到了AI晶片「最終的理想是在結構層次模仿腦,元件層次逼近腦,功能層次超越人腦」的「類腦運算」。Intel是比較早關注神經型態運算研究的企業之一。
傳說中的Intel Loihi就是比較典型存算一體的架構,「這片裸晶裡面包含128個小核心,每個核心用於模擬1,024個神經元的運算結構。」宋繼強說,「這樣一塊晶片大概可以類比13萬個神經元。我們做到的是把768個晶片再連起來,構成接近1億神經元的系統,讓學術界的夥伴去試用。」
「它和深度學習加速器相比,沒有任何浮點運算——就像人腦裡面沒有乘加器。所以其學習和訓練方法是採用一種名為spike neutral network的路線,功耗很低,也可以訓練出做視覺辨識、語言辨識和其他種類的模型。」宋繼強認為,不採用同步時脈,「刺激的時候就是一個非同步電動勢,只有工作部分耗電,功耗是現在深度學習加速晶片的千分之一。」
「而且未來我們可以對不同區域做劃分,比如這兒是視覺區、那兒是語言區、那兒是觸覺區,同時進行多模態訓練,互相之間產生關聯。這是現在的深度學習模型無法比擬的。」宋繼強說。這種神經型態運算晶片,似乎也是Intel在XPU方向上探索不同架構運算的方向之一。
(2)微型化矽光:這個技術方向可能在層級上更偏高了一些,不再晶片架構層級,不過仍然值得一提。去年Intel在Labs Day上特別談到了自己在矽光(Silicon Photonics)的一些技術進展。其實矽光技術在連接資料中心的交換機方面,已有應用了,發出資料時,連接埠處會有個收發器把電訊號轉為光訊號,透過光纖來傳輸資料,另一端光訊號再轉為電訊號。不過傳統的光收發器成本都比較高,內部元件數量大,尺寸也就比較大。
Intel在整合化的矽光(IIIV族monolithic的光學整合化方案)方面應該是商業化走在比較前列的,就是把光和電子相關的組成部分高度整合到晶片上,用IC製造技術。未來的光通訊不只是資料中心機架到機架之間,也可以下沉到板級——就跟現在傳統的電I/O一樣。電互連的主要問題是功耗太大,也就是所謂的I/O功耗牆,這是這類微型化矽光元件存在的重要價值。
這其中存在的技術挑戰還是比較多,如做資料的光訊號調變的調變器調變器,據說Intel的技術使其實現了1,000倍的縮小;還有在接收端需要有個探測器(detector)轉換光訊號,用所謂的全矽微環(micro-ring)結構,實現矽對光的檢測能力;波分複用技術實現頻寬倍增,以及把矽光和CMOS晶片做整合等。
Intel認為,把矽光模組與運算資源整合,就能打破必須帶更多I/O接腳做更大尺寸處理器的這種趨勢。矽光能夠實現的是更低的功耗、更大的頻寬、更小的接腳數量和尺寸。在跨處理器、跨伺服器節點之間的資料互動上,這類技術還是頗具前景,Intel此前說目標是實現每根光纖1Tbps的速率,並且能效在1pJ/bit,最遠距離1km,這在非本地傳輸上是很理想的數字。
還有軟體…
除了AI晶片本身,從整個生態的角度,包括AI感知到運算的整個鏈條上的其他組成部分,都有促成性能和效率提升的餘地。比如這兩年Nvidia從軟體層面,針對AI運算的中間層、庫做了大量最佳化。相同的底層硬體,透過軟體最佳化就能實現幾倍的性能提升。
宋繼強說,「我們發現軟體最佳化與否,在同一個硬體上可以達到百倍的性能差距。」這其中的餘量還是比較大。
在AI開發生態上,雖然Nvidia是最具發言權的;但從戰略角度來看,像Intel這種研發CPU、GPU、FPGA、ASIC,甚至還有神經型態運算處理器的企業而言,不同處理器統一開發生態可能更具前瞻性。Intel有個稱oneAPI的軟體平台,用一套API實現不同硬體性能埠的對接。這類策略對廠商的軟體框架構建能力是非常大的考驗——也極大程度關乎底層晶片的執行效率。
在摩爾定律放緩、電晶體尺寸微縮變慢甚至不縮小的前提下,處理器架構革新、異質整合與2.5D/3D封裝技術依然可以達成1,000倍的性能提升;而一些新的技術方向,包括近記憶體運算、記憶體內運算和微型矽光,能夠在資料訪存、傳輸方面產生新的價值;神經型態運算這種類腦運算方式,是實現AI運算的目標;軟體層面的最佳化,也能夠帶動AI性能的成倍增長。所以即便摩爾定律嚴重放緩,AI晶片的性能、效率提升在上面提到的這麼多方案加持下,終將在未來很長一段時間內持續飛越。這第三(四)次科技革命恐怕還很難停歇。
資料來源:https://www.eettaiwan.com/20210726nt61-ai-computing/?fbclid=IwAR3BaorLm9rL2s1ff6cNkL6Z7dK8Q96XulQPzuMQ_Yky9H_EmLsBpjBOsWg
台積電製程工作內容 在 音樂政治上班族 Facebook 的最讚貼文
拜登的專長大概是前者善於利用區域整合,最近日本、韓國、澳洲跟歐盟都轉向與美國走近,因此美國也開始加深台美關係了,從最近的議員坐軍機來台灣,以及疫苗捐助,都可以感受到台美關係逐漸加溫。
白宮供應鏈檢討報告出爐 先進晶片高度依賴台積電
發布時間:
2021年06月09日 11:00:00
原文內容:
美國總統拜登在二月底時下令進行100天的全面檢討供應鏈,而6月8日這天公布審查結果,除了檢討改善美國半導體、電池、稀土與關鍵藥物等脆弱供應鏈,還宣布設立一個供應鏈貿易「糾察隊」,要針對中國不公平貿易行為作出反制。
根據白宮新聞稿,報告中認為美國依舊仍保持現有的創新領袖地位以及重建在關鍵領域的生產能力。拜登政府也立即宣布將在四大關鍵領域做出投資:半導體、電池、稀土與關鍵藥物。
白宮100天供應鏈檢討報告連結
在藥物方面,將會挑選50-100種關鍵藥物透過公私合作方式建立生產線。衛生部將會從國防生產法撥款優先投入6000萬美元。
在電池方面,能源部將會推出鋰電池藍皮書,每十年檢討一次,並緊急發展國內生產線提供電動車電池。能源部也將會召開電池圓桌會議,邀集各家廠商。能源部將會立即提供170億美元貸款提供國內廠商建立生產線。
在稀土方面,內政部將與農業部、環境保護署等機構建立工作小組找尋稀土生產的地點,並遵守環境法規。政府也將提供30億美元貸款供廠商開發技術。報告中也提出警告美國對於中國稀土依賴過大。
在半導體方面,商務部已經支持了將近750億美元的私部門投資,政府也將與盟友和夥伴推動在晶片分配、產能、投資方面的合作。
糾察隊
拜登政府也同時宣布,將設立一個由美國貿易代表(目前是台裔官員戴琪)所領到的貿易糾察隊(Strike force),將會對外國不公平的貿易行為祭出單邊或多邊制裁,並將利用貿易協定加強集體合作來強化美國與盟友的供應鏈韌性。白宮特別舉例商務部正研究是否對釹磁鐵(Neodymium magnet)祭出232條款調查,該條款如果認定某項產品造成國安威脅,將可以不經國會直接進行課稅。
除了糾察隊,白宮還設立「供應鏈干擾任務小組」(Supply Chain Disruptions Task Force ),該任務小組將就近期可能導致美國復甦的供應鏈問題提出解方。將瞄準建築、半導體、交通、農業、食品等供需失衡的領域。
報告大量提到台灣
在此份長達250頁的報告當中,大量提到了台灣與台積電,特別是在半導體的部分。
報告指出,目前全球最先進的半導體是5奈米製程,而且只有台積電與三星在做,美國最先進的只有英特爾的10奈米,要到2023年才有7奈米,因此「美國晶片現在幾乎依賴亞洲製造商,特別是台積電」。報告中表示,原本國防部在2003年就推出規定要求晶片製造商符合可信賴標準,但由於英特爾7奈米生產線延遲,導致必須把訂單轉給台積電。
報告指出,全球在尖端晶片當中,92%依賴台灣。而如果台灣生產線出了任何意外,可能導致電子設備生產商5000億美元的損失,報告指出近幾個月來的缺水危機是一個警訊。
報告呼籲美國可以與台灣、歐洲、日本和韓國等夥伴共同研發,畢竟美國有現有科技與技術協議。報告也認為過往美國都是私人企業獨自發展,但日本、韓國與台灣長期都是公私部門合作,美國必須與日本、台灣與韓國的廠商建立商業與產業關係。
台積電參加白宮半導體高峰會 拜登:中國企圖主導供應鏈
此前由於汽車製造業受苦於晶片短缺,被迫暫停生產,為此白宮還特別舉辦半導體高峰會,邀集台積電、三星、AT&T等廠商參加。顯示半導體生產問題是拜登政府相當重視的議題。
《亞洲自由電台》引述歐巴馬時代亞洲事務資深主任艾文的話說,現階段美國不僅需要加快美國對高科技的投資與研發,也要戰略性地放慢對手的腳步。
心得/評論:
報告指出,全球在尖端晶片當中,92%依賴台灣。而如果台灣生產線出了任何意外,可能導致電子設備生產商5000億美元的損失,報告指出近幾個月來的缺水危機是一個警訊。
美國阿爸要出手了,連缺水都被拿來當藉口用了,GG是不是要崩到下市了拜登政府也同時宣布,將設立一個由美國貿易代表(目前是台裔官員戴琪)所領到的貿易糾察隊(Strike force),將會對外國不公平的貿易行為祭出單邊或多邊制裁,並將利用貿易協定加強集體合作來強化美國與盟友的供應鏈韌性。白宮特別舉例商務部正研究是否對釹磁鐵(Neodymium magnet)祭出232條款調查,該條款如果認定某項產品造成國安威脅,將可以不經國會直接進行課稅。
除了糾察隊,白宮還設立「供應鏈干擾任務小組」(Supply Chain Disruptions Task Force ),該任務小組將就近期可能導致美國復甦的供應鏈問題提出解方。將瞄準建築、半導體、交通、農業、食品等供需失衡的領域。
報告大量提到台灣
在此份長達250頁的報告當中,大量提到了台灣與台積電,特別是在半導體的部分
https://www.ptt.cc/bbs/Stock/M.1623228774.A.EF3.html
台積電製程工作內容 在 製程工程師 - Dcard 的推薦與評價
近期打完了台積部分,想想先把他發出來,因為跟傳產合在一起發可能會太長。然後這篇會偏向講工作型態,而非詳細工作內容,讓想進台積產線的人知道所謂高壓的型態到底是 ... ... <看更多>
台積電製程工作內容 在 台積電製程工程師2023-在Facebook/IG/Youtube上的焦點新聞 ... 的推薦與評價
如題,想問各位年薪破百萬的大大們,小弟因為就讀科系的問題,去到台積99%都是設備工程師,然而前幾天終於收到一封製程工程師的面試通知,但不幸收到的是大家公認最操 ... ... <看更多>
台積電製程工作內容 在 [新聞] 基辛格訪台發豪語… 英特爾將超車台積電- 看板Stock 的推薦與評價
原文標題:
CEO基辛格訪台發豪語… 英特爾將超車台積電
原文連結:
https://reurl.cc/WG402y
發布時間:
2023年5月24日 週三 上午4:10
記者署名:
李娟萍/台北報導
原文內容:
英特爾執行長基辛格(Pat Gelsinger)23日指出,透過三大策略,包括重啟英特爾開發
者論壇(IDF)精神、建立嚴謹研發流程(Tech Talk)及開發極紫外光(EUV)技術,配
合IDM 2.0轉型,將重建創新生態系,快馬加鞭,奪回英特爾在產品及技術的全球制霸權
。
基辛格固守晶圓代工,也積極跨入AI領域,他預計在6月底舉辦的投資者網路研討會,正
式公布有關內部晶圓代工模式的相關資訊,旗下晶圓代工部門(IFS)計劃於2030年躋身
為世界第二大晶圓代工廠,並企圖彎道超車台積電。
隨人工智慧興起,基辛格認為,AI未來將更普及,英特爾在5G、私有雲、邊緣運算等用戶
端應用上已是領導者,接下來PC新的殺手級應用,也與AI相關。此外,在自駕車的部分,
透過旗下公司Mobileye這個事業體,也有機會成為業界領導者。
基辛格回任英特爾CEO已有兩年,23日首度接受台灣媒體專訪時指出,此行來台參加自家
舉辦的「Intel Vision in Taiwan」活動,這項活動專注於建立創新生態系統,幫助客戶
了解英特爾的願景,並一起合作。
基辛格來台前,已與台積電、IBM、美光、應用材料、三星等高層在東京與首相岸田文雄
會談。因此,此次台灣行未再安排與台積電高層碰面。
基辛格指出,英特爾這二年期間,最重要的工作是進行轉型,包括先進節點的加速推進,
並開始新的晶圓代工服務,他期待不管是產品或是製程節點方面,都回到以前的至高地位
。
針對台積電總裁魏哲家日前強調,「信任」是台積電與客戶間的關鍵字,暗示三星及英特
爾代工兼自家生產的作業模式。基辛格反駁此一說法,他強調,英特爾IFS部門及設計部
門,目前沒有分拆計畫,但內部已建立嚴密的防火牆,讓客戶相信,他們的設計可以被好
好保護;此外,英特爾還提供加值服務,包括軟體、規格、封裝及標準化,不只是單純的
晶圓製造公司。
他指出,例如以英特爾的晶片模組,加上客戶晶片設計,再以先進封裝技術,包裝成一個
單一系統晶片,整合在一起。這是英特爾與其他晶圓代工不同之處,此一商業模式已吸引
客戶的高度興趣。
基辛格也談及在AI的布局,他表示,輝達創辦人黃仁勳一直專注於繪圖處理器(GPU)的
研究,很幸運遇上AI的興起,英特爾15年前也有同樣研究,可惜被終止了,現在要重建肌
肉。
心得/評論:
繼三星放話要超車台積電後,英特爾也跟著要超車台積, 除非台積打到R檔,否則在製程
走到極限前應該不容易被超車才是。
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 111.83.6.39 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/Stock/M.1684901388.A.7C3.html
... <看更多>